|
Modulbezeichnung (engl.):
Computer Architecture |
|
Code: E610 |
2V (2 Semesterwochenstunden) |
2 |
Studiensemester: 6 |
Pflichtfach: ja |
Arbeitssprache:
Deutsch |
Prüfungsart:
Klausur
[letzte Änderung 14.12.2009]
|
E610 Elektrotechnik, Bachelor, ASPO 01.10.2005
, 6. Semester, Pflichtfach
|
Die Präsenzzeit dieses Moduls umfasst bei 15 Semesterwochen 30 Veranstaltungsstunden (= 22.5 Zeitstunden). Der Gesamtumfang des Moduls beträgt bei 2 Creditpoints 60 Stunden (30 Std/ECTS). Daher stehen für die Vor- und Nachbereitung der Veranstaltung zusammen mit der Prüfungsvorbereitung 37.5 Stunden zur Verfügung.
|
Empfohlene Voraussetzungen (Module):
Keine.
|
Als Vorkenntnis empfohlen für Module:
|
Modulverantwortung:
Prof. Dr. Martina Lehser |
Dozent/innen: Prof. Dr. Martina Lehser
[letzte Änderung 12.03.2010]
|
Lernziele:
In diesem Modul werden Grundlagen über Strukturen von Rechnersystemen und deren wesentlichen Komponenten vermittelt. Die Studierenden erwerben sich hiermit detaillierte Kenntnisse und Konzepte über das Zusammenwirken einzelner Komponenten. Sie sind in der Lage, die Funktionen und Arbeitsweise in Rechnersystemen nachzuvollziehen und können sich selbständig mit zukünftigen Entwicklungen in der Rechnertechnologie auseinandersetzen und diese nachvollziehen.
[letzte Änderung 14.12.2009]
|
Inhalt:
1.Grundlagen 1.1......Begriffsklärungen, 1.2......Taxonomie von Rechnerarchitekturen 2.Architektur und Organisation von Mikroprozessoren 2.1......Sequentielle Rechner: Von Neumannsches Rechnerkonzept 2.2......Grundzüge der Prozessor-Architekturen 2.3......Speicherorganisation und Speicherverwaltung 2.4......Konzepte der Parallelarbeit 2.5......Eigenschaften moderner Mikroprozessoren und Microcontroller
[letzte Änderung 14.12.2009]
|
Weitere Lehrmethoden und Medien:
Skript, Folien, Beamer, PC, CD
[letzte Änderung 14.12.2009]
|
Literatur:
GILOI W., Rechnerarchitektur, Springer Lehrbuch HERRMANN P., Rechnerarchitektur, Vieweg 2002 MÄRTIN Ch., Rechnerarchitekturen. CPUs, Systeme, Software- Schnittstelle. Hanser 2001 HENESSEY/PATTERSON, Computer Architecture, 3rd Ed. 2002
[letzte Änderung 14.12.2009]
|